Цололо, С. О.2016-03-012016-03-012015Цололо С. О. Зменшення витрат апаратури при реалізації схеми автомата Мура на гібридних FPGA / С. О. Цололо // Вісник Нац. техн. ун-ту "ХПІ" : зб. наук. пр. Темат. вип. : Інформатика та моделювання. – Харків : НТУ "ХПІ". – 2015. – № 33 (1142). – С. 185-193.https://repository.kpi.kharkov.ua/handle/KhPI-Press/20016У роботі пропонується метод зменшення витрат апаратури у схемі мікропроцесорного автомату (МПА) Мура при реалізації в базисі гібридних FPGA. Метод використовує особливості МПА Мура і елементного базису FPGA та заснований на використанні двох джерел класів псевдоеквівалентних станів завдяки великій кількості входів вбудованих елементів PLA в сучасних гібридних FPGA.In this paper a method to reduce hardware costs in Moore FSM circuit in the implementation on hybrid FPGA is proposed. The method uses features of Moore FSM and elemental basis of FPGA, and it is based on the use of two sources of classes of pseudoequivalent states due to the large number of inputs of built-in PLA elements in modern hybrid FPGA.ukМПА Мурапсевдоеквівалентні станивбудовані елементи PLAлогічні матриціreduction of hardware costsMoore FSMhybrid FPGApseudoequivalent statesPLA elementsЗменшення витрат апаратури при реалізації схеми автомата Мура на гібридних FPGAReduction of hardware costs in the implementation of a Moore FSM circuit on hybrid FPGAArticle