Дослідження архітектур комп'ютерних елементів та їх ефективності для зменшення затримки сигналу в цифрових системах
| dc.contributor.author | Леонов, Сергій Юрійович | |
| dc.contributor.author | Ліпчанська, Оксана Валентинівна | |
| dc.contributor.author | Телянова, О. С. | |
| dc.date.accessioned | 2025-07-30T07:49:10Z | |
| dc.date.issued | 2025 | |
| dc.description.abstract | У статті подано дослідження архітектур гібридних суматорів, орієнтоване на підвищення їх ефективності шляхом мінімізації затримки поширення сигналу в цифрових системах. Основну увагу приділено порівняльному аналізу інтеграції різних принципів побудови суматорів, зокрема послідовних та паралельних схем, з метою досягнення оптимального балансу між швидкістю та апаратними витратами. Для детального вивчення часових характеристик гібридних рішень застосовано моделювання у спеціалізованому програмному середовищі OrCAD/PSpice. Експериментально визначено критичні параметри, які суттєво впливають на швидкість обчислень та величину затримки сигналу при різних конфігураціях вхідних імпульсів. Запропоновано підходи до оптимізації цих параметрів для забезпечення стабільної та швидкої роботи. The article presents a study of hybrid adder architectures, focused on increasing their efficiency by minimizing signal propagation delay in digital systems. The main attention is paid to the comparative analysis of integrating different principles of adder construction, particularly serial and parallel circuits, with the aim of achieving an optimal balance between speed and hardware costs. For a detailed study of the time characteristics of hybrid solutions, modeling in the specialized software environment OrCAD/PSpice was applied. Critical parameters that significantly affect calculation speed and signal delay under different input pulse configurations were experimentally determined. Approaches to optimizing these parameters to ensure stable and fast operation are proposed. | |
| dc.identifier.citation | Леонов С. Ю. Дослідження архітектур комп'ютерних елементів та їх ефективності для зменшення затримки сигналу в цифрових системах / С. Ю. Леонов, О. В. Ліпчанська, О. С. Телянова // Вісник Національного технічного університету "ХПІ". Серія: Інформатика і моделювання : зб. наук. пр. / гол. ред. Є. І. Сокол. – Харків: НТУ "ХПІ", 2025. – № 2 (14). – С. 87-102. | |
| dc.identifier.doi | https://doi.org/10.20998/2411-0558.2025.02.06 | |
| dc.identifier.orcid | https://orcid.org/0000-0001-8139-0458 | |
| dc.identifier.orcid | https://orcid.org/0000-0003-4173-699X | |
| dc.identifier.uri | https://repository.kpi.kharkov.ua/handle/KhPI-Press/91689 | |
| dc.language.iso | uk | |
| dc.publisher | Національний технічний університет "Харківський політехнічний інститут" | |
| dc.subject | комп'ютерні елементи | |
| dc.subject | суматор | |
| dc.subject | затримка сигналу | |
| dc.subject | обчислювальна система | |
| dc.subject | оптимізація параметрів | |
| dc.subject | швидкодія | |
| dc.subject | обробка сигналів | |
| dc.subject | computer elements | |
| dc.subject | adder | |
| dc.subject | signal delay | |
| dc.subject | computer system | |
| dc.subject | speed | |
| dc.subject | parameter optimization | |
| dc.subject | signal processing | |
| dc.title | Дослідження архітектур комп'ютерних елементів та їх ефективності для зменшення затримки сигналу в цифрових системах | |
| dc.title.alternative | Research of computer elements architectures and their effectiveness in reducing signal delay in digital systems | |
| dc.type | Article |
Файли
Контейнер файлів
1 - 1 з 1
Вантажиться...
- Назва:
- visnyk_KhPI_2025_2_PIM_Leonov_Doslidzhennia_arkhitektur.pdf
- Розмір:
- 660.12 KB
- Формат:
- Adobe Portable Document Format
Ліцензійна угода
1 - 1 з 1
Вантажиться...
- Назва:
- license.txt
- Розмір:
- 2.95 KB
- Формат:
- Item-specific license agreed upon to submission
- Опис:
