Зменшення витрат апаратури при реалізації схеми автомата Мура на гібридних FPGA

Ескіз

Дата

2015

ORCID

DOI

Науковий ступінь

Рівень дисертації

Шифр та назва спеціальності

Рада захисту

Установа захисту

Науковий керівник

Члени комітету

Назва журналу

Номер ISSN

Назва тому

Видавець

НТУ "ХПІ"

Анотація

У роботі пропонується метод зменшення витрат апаратури у схемі мікропроцесорного автомату (МПА) Мура при реалізації в базисі гібридних FPGA. Метод використовує особливості МПА Мура і елементного базису FPGA та заснований на використанні двох джерел класів псевдоеквівалентних станів завдяки великій кількості входів вбудованих елементів PLA в сучасних гібридних FPGA.
In this paper a method to reduce hardware costs in Moore FSM circuit in the implementation on hybrid FPGA is proposed. The method uses features of Moore FSM and elemental basis of FPGA, and it is based on the use of two sources of classes of pseudoequivalent states due to the large number of inputs of built-in PLA elements in modern hybrid FPGA.

Опис

Ключові слова

МПА Мура, псевдоеквівалентні стани, вбудовані елементи PLA, логічні матриці, reduction of hardware costs, Moore FSM, hybrid FPGA, pseudoequivalent states, PLA elements

Бібліографічний опис

Цололо С. О. Зменшення витрат апаратури при реалізації схеми автомата Мура на гібридних FPGA / С. О. Цололо // Вісник Нац. техн. ун-ту "ХПІ" : зб. наук. пр. Темат. вип. : Інформатика та моделювання. – Харків : НТУ "ХПІ". – 2015. – № 33 (1142). – С. 185-193.

Колекції

Підтвердження

Рецензія

Додано до

Згадується в